

# 良質なシリコン陽極酸化膜の形成とMOSFETへの応 用

| メタデータ | 言語: Japanese                          |
|-------|---------------------------------------|
|       | 出版者: 室蘭工業大学                           |
|       | 公開日: 2014-07-30                       |
|       | キーワード (Ja):                           |
|       | キーワード (En):                           |
|       | 作成者: 南條, 淳二, 小林, 研, 木村, 洋一, 野村, 滋, 原, |
|       | 進一                                    |
|       | メールアドレス:                              |
|       | 所属:                                   |
| URL   | http://hdl.handle.net/10258/3753      |

## 良質なシリコン陽極酸化膜の形成と MOS FET への応用

| 南 | 條 | 淳 | 二•小 | 林 | 研 |
|---|---|---|-----|---|---|
| 木 | 村 | 洋 | 一•野 | 村 | 滋 |
| 原 |   | 進 |     |   |   |

Growth of Good Quality Silicon Anodic Oxide Films and its Application to MOS FET

Junji Nanjo, Ken Kobayashi, Yoichi Kimura, Shigeru Nomura and Shin-ichi Hara

#### Abstract

Anodic oxidation of Si has been studied with a view to growing the oxide films in the IC fabrication process at lower temperature. Anodization was carried out in the constant current mode, followed by the constant voltage mode, in a non-aqueous solution.

The sample was annealed in hydrogen at temperatures ranging from  $450^{\circ}$ C to  $600^{\circ}$ C. The composition, structure and surface state density of the SiO<sub>2</sub>/Si interface region have been evaluated by IR, AES, MOS C-V methods, respectively. To test the applicability of this Si anodic oxide, MOS FETs, whose gate films were grown by this method, have been fabricated.

### I. はじめに

LSI や VLSI 等集積回路の製造技術は急速に進歩している。この中で,安定で良質な酸化膜 を出来るだけ低温で安価に形成することは,重要な技術的課題の1つである<sup>1-2)</sup>。しかし,従 来から一般的に行なわれている高温酸化は,製造工程が複雑で高コスト化の原因となるばかり ではなく,不純物の偏析,再配分や不可避的な熱歪等の物性面での問題をかかえている。筆者 らは,これまで,シリコン酸化膜を室温で安価に形成出来る電気化学的手法である,陽極酸化 法に関する基礎的研究を行ってきた<sup>3-6)</sup>。最近,この陽極酸化法において,定電流法に引き継 ぐ定電圧法で膜形成を行った後,水素雰囲気中で熱処理することにより,熱酸化膜やプラズマ酸 化膜等に匹敵する良質なシリコン酸化膜を制御性及び再現性よく形成する技術を開発した<sup>7-9)</sup>。

(111)

#### 南條淳二・小林 研・木村洋一・野村 滋・原 進一

ここでは、この技術を用いて形成した Si/SiO<sub>2</sub> 系の界面状態の評価を、従来行って来た赤外線 吸収特性法と MOS C-V 法に加え、新しく、AES 分析法を導入することにより、界面における 遷移領域の状態を更に詳細に調べた結果を報告する<sup>9-10)</sup>。また、近年シリコン MOS FET の 性能向上のためには、ゲート酸化膜の薄膜化が重要となり数百オングストロームオーダーのも のが要求されるに至っている<sup>11)</sup>。シリコン陽極酸化膜は、ミクロンオーダーの厚膜が得られな いという欠点があるが、この値は、この技術で容易に得られる範囲である<sup>7)</sup>。ここでは、将来 陽極酸化法の技術を絶縁膜やゲート膜として実用化すべくシリコン陽極酸化膜をゲート膜とし た MOS FET を試作し、その諸特性を調べた結果から、実用化するための陽極酸化膜形成方法 の改善及びデバイス作製上の問題点を検討したので報告する<sup>12)</sup>。

#### Ⅱ. 実験方法

II-1 陽極酸化法

試料は,鏡面仕上げされた p 型及び n 型単結晶シリコン (111) 面である。裏面のオーム性接触は,厚さ 2000 Å のアルミニウムを真空蒸着した後,水素雰囲気中,525℃,15分間,又は窒素 雰囲気中,470℃,15分間熱処理を行なうことによって得た。

電解液は,無水エチレングリコールに硝酸カリウムを加えて 0.04 mol-dm<sup>-3</sup>としたものである。

陽極酸化は,最初定電流法を用いて所望の形成電圧まで酸化し,その後引き続き定電圧法に切り換え,電流密度が初期電流の約 1/10 になるまで酸化した。n型に関しては,酸化時にコリメートされた 60000 ルクスの白色光を照射した。酸化膜の熱処理は,水素雰囲気中で,温度を450~600°C の範囲で変化させ,60分間行った<sup>7)</sup>。

II-2 陽極酸化 Si/SiO<sub>2</sub> における界面状態の評価

酸化膜の組成及び結合状態は、シリコン酸化膜の基本振動である 1100 cm<sup>-1</sup> 付近における Si-O 非対称伸縮振動でのピーク位置及び半値幅による赤外分光特性を述べた<sup>7,9)</sup>。赤外吸収特 性測定に用いた装置は、測定波数範囲 4000~650 cm<sup>-1</sup>、分解能 1000 cm<sup>-1</sup> において 0.7 cm<sup>-1</sup> の、215 型日立赤外分光光度計である。

Si/SiO<sub>2</sub> 界面近傍の遷移領域における様相は,PHI 製 MODEL 15-110,シリンドリカル ミラー型オージェ電子分光法で調べた。スパッタリングは,アルゴンガスを用い,電子の加速 電圧は 3 kV, イオンガンエミッション電流 25 mA, ラスタースキャンスピード 2 mm である<sup>12)</sup>。 Si/SiO<sub>2</sub> 界面準位密度と禁止帯内分布状態は,Terman 法に基づく MOS C-V 法によって求 めた。測定周波数は,110~1 MHz で,印加バイアスは±12 V の範囲で行った<sup>7)</sup>。

#### 良質なシリコン陽極酸化膜の形成と MOS FET への応用



Fig. 1 MOS FET fabrication process. Gate oxide film was formed by anodization in non-aqueous solution followed by annealing in hydrogen at 450°C, 60 min.

II-3 MOS FET の試作

MOS FET の試作工程を Fig. 1 に示す。試料は,比抵抗が 1-5 Q-cm, (1 1 1) 面をもつ,ボ ロンドープ p 型シリコンを用いた。酸化前処理として,(1) トリクロロエチレンで15分間加熱, (2) NH<sub>4</sub>OH: H<sub>2</sub>O<sub>2</sub>(6%): H<sub>2</sub>O=1:1:1 の溶液で 95°C, 30分間加熱,(3) 王水に1分間浸す, (4) フッ酸に 30秒間浸す,(5) 蒸留水で充分に洗浄する。その後,ただちにドライ熱酸化法で, 6000~7000Å程度の酸化膜を形成した<sup>13)</sup>。Fig. 1 におけるソース,ドレイン部分の不純物の 拡散は,"Spun on"法で行なった<sup>14-15)</sup>。用いた有機溶媒は,東京応化工業製 P-Si-Film で不 純物はリンで,濃度は 5.9g/100 cc である。これをシリコンに,回転数 3000 rpm のスピンナ ーを用い15秒間の条件で塗布した。塗布後,窒素中,250°C で 30分間ベークし, P-Si-Film 中の溶媒を蒸発させ,引き続き,窒素:酸素=3:1 の混合雰囲気中,800°C で 30分間ベーク することにより,Film を不純物を含む酸化膜とし,その後,1100°C で 10分間拡散した。

ゲート絶縁膜は, 陽極酸化法で形成した。まず最初に, 電流密度 3mA/cm<sup>2</sup>の定電流法で形 成電圧が約60Vまで酸化し,引き続き定電圧法に切り換えて,電流密度が 1/10 になるまで酸 化を続けた。酸化膜の厚さは約300Åである。膜厚は,本研究室作製の He-Ne ガスレーザー を用いたエリプソメトリー法で測定した。酸化後,酸化膜を水素中で,450°C,60分間熱処 理を施した。各電極は,タングステンヒーターを用いて,純度 6N-アルミニウムを 6×10<sup>-6</sup> Torr.の真空中で蒸着して得た。

南條淳二・小林 研・木村洋一・野村 滋・原 進一

#### III. 結果と考察

III-1 酸化膜の形成と電気的諸特性

III-2 赤外吸収特性による膜質の評価

筆者等が得た酸化膜の赤外吸収特性には,1100 cm<sup>-1</sup> 付近の Si-O 非対称伸縮振動,810 cm<sup>-1</sup> 付近の Si-O 対称伸縮振動,930 cm<sup>-1</sup> 付近の Si-H 及び Si-OH による吸収が観察された。

Fig. 2 は, 1100 cm<sup>-1</sup>付近における Si-O (Str. vib.) によるピーク位置と半値幅の, アニー リング温度による変化の様相を示したものである。アニーリング温度の上昇に伴い, 吸収ピー ク位置は高波数側へ移動していき, 600°C のアニーリングでは, 熱酸化やプラズマ陽極酸化と 同じ吸収ピーク位置に達することが解った。まず, ピーク位置の変化から, as-grown 膜の組 成は Si<sub>2</sub>O<sub>3</sub> であり<sup>7,18)</sup>, アニーリング温度の上昇に伴ない, シリコン過剰から化学量論な方向 へ組成変化し, 600°C のアニーリングでは熱酸化膜に匹敵することがわかった<sup>7)</sup>。また, 酸化 膜の赤外吸収ピーク位置の高波数側への移動は, 同時にシリコン不飽和結合の減少も生じてい ると考えられる<sup>19)</sup>。

次に、アニーリング温度と半値幅の関係から、as-grown 膜で  $97 \text{ cm}^{-1}$  あったものが、 $600^{\circ}\text{C}$ のアニーリングでは  $81 \text{ cm}^{-1}$ となり、 $16 \text{ cm}^{-1}$ の減少がみられた。

これは、アニーリングによる酸化膜の密度化と結合歪の減少を示している<sup>20)</sup>。水素中でアニ ーリングを行なうと、シリコン不飽和結合が水素原子で飽和され、as-grown 膜に含まれてい

|                     | Anodic SiO <sub>2</sub>                | Plasma SiO <sub>2</sub> <sup>22)</sup> | Thermal SiO <sub>2</sub> <sup>(20)</sup> |
|---------------------|----------------------------------------|----------------------------------------|------------------------------------------|
| Refractive index    | 1.46                                   | 1.46                                   | 1.46                                     |
| Infrared absorption | $9.3\mu\mathrm{m}$                     | 9.3 $\mu$ m                            | $9.3\mu\mathrm{m}$                       |
| P-etch rate         | 5 Å/sec                                | 2 Å/sec                                | 2  Å/sec                                 |
| Breakdown strength  | $7\sim 9 \mathrm{MV} \mathrm{cm}^{-1}$ | $6\sim 7 \mathrm{MV} \mathrm{cm}^{-1}$ | $6.8 \sim 9 \text{ MV cm}^{-1}$          |
| Diectric constant   | 3.92~4.08                              | 3.5~4.0                                | 3.2                                      |
| Resistivity         | $1\sim 5 \times 10^{16} \ g$ -cm       | $0.1\sim 5 \times 10^{16} \ g$ -cm     | $10^{15} \sim 10^{17} \ g$ -cm           |

Table. 1 Summary of properties of SiO<sub>2</sub>

(114)



Fig. 2 Wave number shift and half band-width variation near 1100 cm<sup>-1</sup> in IR absorption vs. annealing temperature in hydrogen gas for 60 min.

た酸素やシラノール基及び水分子が分解した後,再結合,再配列し,更に水酸基を減少させる 脱水縮合反応が生じて,化学量論的酸化膜に変化することに起因すると考える。このことは, シラノール基の吸収である 930 cm<sup>-1</sup> のピークがアニーリング後はほとんど消滅していること からも考えられる<sup>7</sup>)。

赤外吸収特性の結果だけで考慮するならば,酸化膜の組成,結合歪,不飽和原子等の点で, 600°Cのアニーリングに高い評価を与えることができるが,600°Cのアニーリングによって, 酸化膜中の Si-H 結合に不安定性が生じ,後述する界面準位密度の増加を誘発する恐れがある。 そこで,600°C に引き続き,再び 450°C でアニーリングを施すことを試みてみた。その結果赤 外吸収特性に関しては,600°C だけの場合と同一の結果を得た。このことは,後述の界面準位 のことを考慮するならば,膜質を変化させるための有効な手段と考える。

Fig. 3 に、450°C におけるアニーリング時間と吸収ビーク位置及び半値幅の関係を示した。 20 分間のアニーリングでは、ピーク位置の急激な高波数側への移動及び半値幅の減少が得 られるが、それ以降は効果が薄れるので、アニーリング時間の短縮も可能であると考えられ、 温度と時間の関係を更に詳細に調査する必要があり、今後の課題である。

III-3 オージェ電子分光法による酸化膜の評価

Fig. 4 は、オージェ電子分光で得られたオージェパターンの peak to peak を、シリコン陽 極酸化膜の深さ方向に示したものである。このオージェパターンは、シリコンでは、LMM 遷 移、酸素では KLL 遷移によって得られたものである。

酸素の peak to peak では,酸素/シリコン (oxide)の値が, as-grown 膜の 4.04 から,ア ニーリング膜では,4.23 に変化しており,アニーリングによる酸素の増加が観察され,前述の 赤外吸収特性の組成変化と定性的には一致しており,アニーリングの効果がよく現われている。

エッチング時間を, 膜中の酸素が半分になるまでの時間と考えるならば, as-grown 膜で 660



Fig. 3 IR peak value and half band-width vs. annealing time. Anodic oxide was formed constant current mode 3mA/cm<sup>2</sup>, 150 Volt, followed by constant voltage mode, for about 40 min. Annealing of the oxide was in hydrogen at 450°C.



Fig. 4 Composition of anodic oxide analyzed by AES.

sec であるが, アニーリング膜では, 625 sec に減少している。これは, 酸化膜の組成変化によ る密度化に起因していると考える。この結果は, 赤外吸収特性の半値幅のアニーリング効果と 良く一致している。

同図において、シリコンと酸素の界面における遷移領域の幅は、as-grown 膜では 112 Å、 アニーリング膜では、100 Å であり、後者が 10 % 強減少している。この幅が狭い程、シリコ ン不飽和結合の存在する電気的に不安定な遷移領域が狭いことを示しており、これは後述の界 面準位密度と大きな関連がある<sup>12)</sup>。

III-4 界面準位密度による評価

Fig. 5 は, MOS C-V 特性を示したものである。 ク型, n 型試料とも as-grown では著しい 周波数分散,及び注入形のヒステリシスがみられる。これは,膜中のイオン化した不飽和シリ コン原子によるキャリアのトラップや,界面での固定電荷,又膜中の可動イオンに起因するも のと考えられる。アニーリング後の試料では,周波数分散及びヒステリシスが消滅している。 これは,水素雰囲気中における熱処理によって,シリコンが Si-H 形になり,不飽和結合が減 少したり,再配列等による酸化膜の化学量論的組成への変化,結合歪の減少,界面における遷



Fig. 5 C-V characteristics of MOS structure. Silicon was anodized by constant current mode and then annealed in hydrogen at 450°C for 60min..



Fig. 6 Surface state density whin the silicon fobidden band. Samples were anodized in non-aqueous solution and then annealed ranging from 450 °C to 600 °C. Measurement frequency is 1 MIIz.

移領域の減少など、電気的に不安定な要因が減少したことに原因があると考える"。

Fig. 6 は、測定した MOS C-V 特性に Terman の提案した微分法を適用して計算した界面 準位密度である。同図に示した Nicolian らによる熱酸化膜の結果と比較すると、p型, n型 ともに良質な値を示している<sup>10)</sup>。

同図には、アニーリング温度との関連も示してある。 *P* 型及び *n* 型試料とも、この温度範囲ではさほど温度による差異が大きく現われていない。しかし、 *P* 型に関して、600°C でアニーリングした試料では、特に mid-gap 付近に向って *Nss* の増加が認められる。これは、600°C のアニーリングによって Si-H 組成が、電気的に不安定になることに起因しているものと考え

(117)

#### 南條淳二・小林 研・木村洋一・野村 滋・原 進一

られる<sup>21)</sup>。600°C後,450°Cのアニーリングでは,n及び p 両型の試料とも,600°Cだけの ものに比較して多少 N<sub>ss</sub> が減少する傾向があるが,これは,IR特性のところで示した様に一 度不安定になった界面状態が,組成,結合状態に関する膜質の向上の相乗効果で改善されたこ とによると考えられるが,酸化膜の他の物理的,化学的諸特性との相関性と合せて評価せねば ならず,今後,更に詳細に調べるべき課題の1つである。

III-5 MOS FET の試作

ゲート膜に陽極酸化膜を用いて試作した MOS FET (ク型基板)の, $I_{D}-V_{G}$ 特性を Fig. ? に示す。しきい値電圧は、約-3V であり、これはある程度予想された値である。本来は、し きい値電圧は正の範囲にあるべきであるが、この原因として、第1にシリコン表面に n型反転 層が形成されていることがある。シリコン表面に熱酸化膜を形成すると SiO<sub>2</sub> 膜下のシリコン 表面の伝導型が n型化するため、この影響が現われていることは確実である。第2 にゲート酸 化膜中に含まれる(または表面に存在する)正電荷の影響が考えられる。陽極酸化法では、シ リコンを陽極としているので、酸化反応中にアルカリイオンなどの正電荷がとり込まれること は困難であると考えられる。また、SiO、Si<sub>2</sub>O<sub>3</sub>構造による酸素空位は、アニーリングを施す ことにより、赤外吸収特性やオージェ分析のところで述べたように、膜質が改善されているた め、その存在はかなり減少しているはずであり、多量の正電荷が含まれている可能性は少ない。 しかし、Fig. 5 に示した MOS C-V 特性は、理論値と比較すると 2V 程度負の方向へシフト



Fig. 7 MOS FET transfer characteristics which gate films were formed by anodization in non- aqueous solution followed by annealing in hydrogen.



Fig. 8 MOS FET out put characteristics.

している。これらのことから, MOS 構造を作製する工程において, タングステンヒータから 溶出してアルミニウムと共に酸化膜表面に蒸着されたナトリウムイオンが, アルミニウム電極 と酸化膜の界面付近に存在しているか,又は酸化膜をアニーリングする過程で,炉心管からナ トリウムが膜中に入り込みイオン化していることが推測される。Si-SiO<sub>2</sub> 界面準位密度の *I*<sub>0</sub>-*V*<sub>6</sub> 特性への影響は,明確に判別できないが C-V 特性の傾斜が理論値に比較してゆるやかにな っているから,多少の影響があるものと考える。今後は,陽極酸化膜のアニーリングのための 電気炉に,例えば石英管を用いないゴールドイメージ炉を用いるとか,アルミニウム電極の取 りつけを,スパッタリング法で行う等の方策が必要である。Fig. 8 に,*I*<sub>0</sub>-*V*<sub>0</sub> 特性を示す。ド レイン電流は,ゲート電圧によって充分に制御され,飽和性も良好であり,充分トランジスタ 動作が確認され,陽極酸化膜をゲート膜として使用可能の展望が見い出された<sup>120</sup>。

#### IV. ま と め

定電流法と定電圧法の組み合わせ,及び酸化後のアニーリング処理により,陽極酸化膜の問 題点であった膜質及び界面特性の改善がなされた。これらの現象は,赤外吸収特性において定 性的に分析された膜の密度化,結合歪の減少,シリコン不飽和結合の減少,又,オージェ電子 分光によって半定量的に分析された,膜の密度化,酸素の増加,遷移領域幅の減少,さらに MOS C-V 特性の安定化など,あらゆる面で示された。この原因は,水素中におけるアニーリ

ング処理により、シリコン不飽和結合が水素で飽和されること、as-grown 膜に最初から入り 込んでいた酸素やシラノール基及び水分子が再配列、再結合することが挙げられる。

しかし,まだ *p* 型の界面準位密度のアニーリング温度依存性等の諸問題を有し,オージェ 電子分光における遷移領域の状態を更に詳細に調べるなど,今後さらに究明される必要がある。

陽極酸化膜をゲート膜として用いた MOS FET を試作した結果,充分トランジスタ的な動作 をすることが確認されたが,Si-SiO<sub>2</sub>界面状態,MOS C-V 特性と試作した MOS FETとの 関連を明確に認識することは出来なかった。今後,陽極酸化膜をゲート絶縁膜として用いるこ との効果を,さらに究明する必要があると考える。 (昭和58年5月20日 受理)

#### 参考文献

- 1) S. Shinoda and S. Inoue: Oyobusturi 45, 10 (1976).
- 2) 西澤潤一:半導体研究 16巻 超 LSI 技術 3 -プロセス技術-(工業調査会, 1979).
- J. Nanjo, S. Nomura and S. Hara: "Memoirs of the Muroran Institute of Technology, Science and Engineering" 6, 3 (1969).
- T. Inoue, J. Nanjo, S. Nomura and S. Hara: "Memoirs of the Muroran Institute of Technology, Science and Engineering" 7, 1 (1970).
- 5) T. Morita, J. Nanjo, S. Nomura and S. Hara: Denki Kagaku 45, 11 (1977).
- 6) J. Nanjo, S. Nomura and S. Hara: Denki Kagaku 47, 1 (1979).
- 7) J. Nanjo, H. Yamamoto, T, Sawada and H. Hasegawa: Denki Kagaku 51, 5 (1983).
- H. Yamamoto, S. Arimoto, H. Hasegawa, H. Ohno and J. Nanjo: ELECTRONICS LETTERS 6th January 1983 Vol. 19 No. 1 pp. 6-7.
- 9) 南條淳二・山本秀和・沢田孝幸・長谷川英機:陽極酸化法による良質なシリコン酸化膜の形成:第43 回応物予稿集(秋期, 1982).
- 南條淳二・木村洋一・沢田孝幸・長谷川英機:低温プロセスによる良質な SiO<sub>2</sub> 膜の形成:応物学北 支大 p. 34 (1983).
- T. Hara, M. Suzuki, M. Kashiwagi and K. Maeda: "VLSI Process Data" p. 124 (Forum Inc. 1982).
- 小林 研・南條淳二・野村 滋・原 進一:陽極酸化膜を用いた MOS FET の試作:第9回電気化 学北支大 17 (1983).
- R. M. Burger and R. P. Donovan: "Fundamentals of Silicon Integrated Device Technology Vol. 1" p. 108 (Prentice-hall, Inc. 1967).
- 14) J. A. Becker: Solid State Electronics 17, (1974).
- D. L. Flowers and Schyi-Yi Wu: J. Electrochem. Soc. : SOLID-STATE SCIENCE AND TECHNOLOGY Oct. (1982).
- 16) E. F. Duffek, E. A. Benjamin and C. Mylroie: Electrochem. Technology 3, 3-4 (1965).
- 17) 木村洋一·南條淳二·山本秀和·沢田孝幸·長谷川英機:電気4学会北支大 p.82 (1982).

- 18) E. Ritter: Opt. Acta. 9, p. 197 (1962).
- 19) K. Sato: J. Electrochem. Soc., Solid State Science 117, 8 (1970).
- 20) W. A. Pliskin and H. S. Lehman: J. Electrochem. Soc. 112, 10 (1965).
- 21) 菅野卓雄他: MOS 電界効果トランジスタ (日刊工業新聞社. 1969).
- Vu Quoc Ho and T. Sugano: Proceedings of the 11th conference (1979 Int. Nat.) on Solid State Devices, Tokyo, 1979; J. J. A. P. 19, (1980) Supplement 19-1, pp. 103-106.
- 23) S. M. Sze: "Physics of Semiconductor Devices" J. Wiley and Sons, Inc., (1969).