WEKO3
アイテム
データフローアーキテクチャFDTD法/FIT専用計算機における領域分割法の実装に関する研究
http://hdl.handle.net/10258/00009472
http://hdl.handle.net/10258/000094729396cdbb-10e2-4b92-8d90-f813c6a4b74f
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | 学術雑誌論文 / Journal Article.(1) | |||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2017-09-28 | |||||||||||||
書誌情報 |
ja : 電子情報通信学会技術研究報告 en : IEICE Technical Report 巻 116, 号 309, p. 173-176, 発行日 2016-11-10 |
|||||||||||||
タイトル | ||||||||||||||
タイトル | データフローアーキテクチャFDTD法/FIT専用計算機における領域分割法の実装に関する研究 | |||||||||||||
言語 | ja | |||||||||||||
タイトル | ||||||||||||||
タイトル | Design Study of Domain Decomposition Operation in Dataflow Architecture FDTD/FIT Dedicated Computer | |||||||||||||
言語 | en | |||||||||||||
言語 | ||||||||||||||
言語 | jpn | |||||||||||||
キーワード | ||||||||||||||
言語 | ja | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | マイクロ波シミュレーション | |||||||||||||
キーワード | ||||||||||||||
言語 | ja | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | FDTD法 | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | FIT | |||||||||||||
キーワード | ||||||||||||||
言語 | ja | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | 専用計算機 | |||||||||||||
キーワード | ||||||||||||||
言語 | ja | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | ハイパフォーマンスコンピューティング | |||||||||||||
キーワード | ||||||||||||||
言語 | ja | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | データフローアーキテクチャ | |||||||||||||
キーワード | ||||||||||||||
言語 | ja | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | 領域分割法 | |||||||||||||
キーワード | ||||||||||||||
主題Scheme | Other | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | Microwave simulation | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | FDTD method | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | FIT | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | Dedicated computer | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | High-performance computing | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | Dataflow architecture | |||||||||||||
キーワード | ||||||||||||||
言語 | en | |||||||||||||
主題Scheme | Other | |||||||||||||
主題 | Domain-decomposition method | |||||||||||||
資源タイプ | ||||||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||||||||
資源タイプ | journal article | |||||||||||||
アクセス権 | ||||||||||||||
アクセス権 | open access | |||||||||||||
アクセス権URI | http://purl.org/coar/access_right/c_abf2 | |||||||||||||
著者 |
川口, 秀樹
× 川口, 秀樹
|
|||||||||||||
室蘭工業大学研究者データベースへのリンク | ||||||||||||||
川口 秀樹(KAWAGUCHI Hideki) | ||||||||||||||
http://rdsoran.muroran-it.ac.jp/html/100000127_ja.html | ||||||||||||||
抄録 | ||||||||||||||
内容記述タイプ | Abstract | |||||||||||||
内容記述 | マイクロ波シミュレーションにターゲットを絞ることにより,汎用アーキテクチャ故にPC等で生じていた無駄な処理をなくし,低コスト,小型,かつ低消費電力な高性能計算を実現すべく,著者らはデータフローアーキテクチャ方式に基づいたFDTD法/FIT専用計算機の開発を行ってきた.専用計算機の開発に際しては,とりわけ,計算性能を重視した検討が中心となり,実際,FDTD法専用計算機でも,ハイエンドPCやGPUを越える性能が発揮できることが示されているものの,その一方で,幅広い応用や大規模計算などの検討も実用利用に際しては必須の課題となる.本研究では,専用計算機の実用利用を目指した場合におけるもっとも大きな課題の一つである大規模計算実現のための領域分割法の実装を検討したので報告する. | |||||||||||||
言語 | ja | |||||||||||||
抄録 | ||||||||||||||
内容記述タイプ | Abstract | |||||||||||||
内容記述 | To aim achieve a high-performance computation for microwave simulations with low cost, small size machine and low energy consumption, author has been working in development of the FDTD method dedicated computer with dataflow architecture. It was shown by VHDL logical circuit simulations of the FDTD machine that the designed architecture has much higher performance than that of high-end PC and GPU. However it was also found that microwave simulation for only 25 x 25 grid space in x-y plane can be executed in a single FPGA at most. To treat much larger numerical model size for practical applications, this paper considers implementation of a domain decomposition method operation of the FDTD dedicated computer in single FPGA. | |||||||||||||
言語 | en | |||||||||||||
出版者 | ||||||||||||||
出版者 | 電子情報通信学会 | |||||||||||||
言語 | ja | |||||||||||||
日本十進分類法 | ||||||||||||||
主題Scheme | NDC | |||||||||||||
主題 | 541.2 | |||||||||||||
ISSN | ||||||||||||||
収録物識別子タイプ | PISSN | |||||||||||||
収録物識別子 | 0913-5685 | |||||||||||||
ISSN | ||||||||||||||
収録物識別子タイプ | EISSN | |||||||||||||
収録物識別子 | 2432-6380 | |||||||||||||
権利 | ||||||||||||||
言語 | en | |||||||||||||
権利情報 | Copyright © IEICE 2016 | |||||||||||||
著者版フラグ | ||||||||||||||
出版タイプ | VoR | |||||||||||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 |